|
|
KEI/CES
Číslicové elektronické systémy
Garanti: prof. Ing. Jiří Pinker, CSc.
|
|
|
|
Předmět - cíle
KEI/CES
- IS/STAG
Seznámit studenty s problematikou číslicových systémů. Objasnit funkci číslicových součástek a typických obvodů. |
|
|
|
|
Přehled témat přednášek
1. |
Informace k náplni předmětu, podmínky absolvování.
Číslicové systémy a signály.
Součástky a technologie. Logické členy, obecné vlastnosti. Technologie TTL (standardní, LS, ALS), CMOS. Nevyužité vstupy, ochrana vstupů. Členy s otevřeným kolektorem a třístavové členy. Sběrnice, terminátory.
|
2. |
3. |
Kombinační obvody. Základní pravidla pro práci s logickými výrazy. Pravdivostní tabulka. Minimalizace logických funkcí. Mapy a jejich použití. |
4. |
Návrh kombinačních obvodů. Přechodné děje v kombinačních obvodech. |
5. |
Základní funkční bloky. Často používané kombinační obvody. Klopné obvody, chování, reakce na hodinový impuls (řízení hranou, hladinou, Master-Slave), metastabilita. |
6. |
Čítače, binární a modulo, asynchronní a synchronní. Aplikace čítačů pro měření, dělení kmitočtu, impulsní šířkovou modulaci. Registry, datové a posuvné, podmínky správného časování hod. impulsů. Lineární čítače. |
7. |
Sekvenční obvody. Přechodová a výstupní funkce. Synchronní a asynchronní sekvenční obvody. Popis grafem, rovnicemi, tabulkami. Ekvivalence automatů. Řešení sekvenčních obvodů. Kódování stavů, neurčené stavy. Časování a max. kmitočet hodinových impulsů, časování vstupních signálů, předstih a přesah. Počáteční stav. |
8. |
Monostabilní KO. Principy časovacích obvodů. Synchronní impulsní obvody - detektor hrany, synchronní časovací obvody. |
9. |
Paměti. Paměťové obvody RAM, statické a dynamické, ovládání, obnovování, typické průběhy cyklů.
Paměti ROM, EPROM, EEPROM, FLASH, programování obsahu. Speciální typy pamětí (FIFO, dvojbránová). |
10. |
Programovatelné logické obvody GAL, CPLD, FPGA. PALASM. |
11. |
Mikroprogramový automat, různé způsoby realizace, rozbor časování. |
12. |
Problematika rozsáhlých systémů. Synchronizace, vzorkovače. Korespondenční provoz ("handshake"). Možnosti zrychlení - pipeline, paralelní zpracování. Systémy RTL. |
13. |
Rušení v elektronických systémech. Zásady pro navrhování obvodů a systémů odolných proti rušení |
Poslední změna:
21.01.2021
|
|
|
|
|
|
|
|
|
Podklady k přednáškám
Dokumenty jsou přístupné pouze přihlášeným uživatelům nebo studentům předmětu.
|
|
|